కొత్త ఒరిజినల్ XQR17V16CC44V స్పాట్ స్టాక్ FPGA ఫీల్డ్ ప్రోగ్రామబుల్ గేట్ అర్రే లాజిక్ Ic చిప్ ఇంటిగ్రేటెడ్ సర్క్యూట్లు
స్పెసిఫికేషన్లు | |
మెమరీ వర్గం | PROM |
సాంద్రత | 16777 కిబిట్లు |
పదాల సంఖ్య | 2000 కి |
ఒక్కో పదానికి బిట్స్ | 8 బిట్స్ |
ప్యాకేజీ రకం | సిరామిక్, LCC-44 |
పిన్స్ | 44 |
లాజిక్ కుటుంబం | CMOS |
సరఫరా వోల్టేజ్ | 3.3V |
నిర్వహణా ఉష్నోగ్రత | -55 నుండి 125 C (-67 నుండి 257 F) |
Xilinx అధిక-సాంద్రత QPro™ XQR17V16 సిరీస్ రేడియేషన్ హార్డెన్డ్ QML కాన్ఫిగరేషన్ PROMలను పరిచయం చేసింది, ఇది పెద్ద Xilinx FPGA కాన్ఫిగరేషన్ బిట్స్ట్రీమ్లను నిల్వ చేయడానికి సులభమైన, తక్కువ ఖర్చుతో కూడిన పద్ధతిని అందిస్తుంది.XQR17V16CC44V అనేది 16 Mb నిల్వ సామర్థ్యం కలిగిన 3.3V పరికరం మరియు సీరియల్ లేదా బైట్-వైడ్ మోడ్లో పనిచేయగలదు.XQR17V16 పరికర ఆర్కిటెక్చర్ యొక్క సరళీకృత బ్లాక్ రేఖాచిత్రం కోసం.
FPGA మాస్టర్ సీరియల్ మోడ్లో ఉన్నప్పుడు, అది PROMని నడిపించే కాన్ఫిగరేషన్ గడియారాన్ని ఉత్పత్తి చేస్తుంది.పెరుగుతున్న గడియారం అంచు తర్వాత కొద్దిపాటి యాక్సెస్ సమయం, FPGA DIN పిన్కి కనెక్ట్ చేయబడిన PROM DATA అవుట్పుట్ పిన్లో డేటా కనిపిస్తుంది.FPGA కాన్ఫిగరేషన్ను పూర్తి చేయడానికి తగిన సంఖ్యలో క్లాక్ పల్స్లను ఉత్పత్తి చేస్తుంది.కాన్ఫిగర్ చేసిన తర్వాత, ఇది PROMని నిలిపివేస్తుంది.FPGA స్లేవ్ సీరియల్ మోడ్లో ఉన్నప్పుడు, PROM మరియు FPGA రెండూ తప్పనిసరిగా ఇన్కమింగ్ సిగ్నల్ ద్వారా క్లాక్ చేయబడాలి.
FPGA మాస్టర్ సెలెక్ట్మ్యాప్ మోడ్లో ఉన్నప్పుడు, అది PROM మరియు FPGAని నడిపించే కాన్ఫిగరేషన్ గడియారాన్ని ఉత్పత్తి చేస్తుంది.పెరుగుతున్న CCLK అంచు తర్వాత, PROMs DATA (D0-D7) పిన్లలో డేటా అందుబాటులో ఉంటుంది.CCLK యొక్క క్రింది పెరుగుతున్న అంచున FPGAకి డేటా క్లాక్ చేయబడుతుంది.FPGA స్లేవ్ సెలెక్ట్మ్యాప్ మోడ్లో ఉన్నప్పుడు, PROM మరియు FPGA రెండూ తప్పనిసరిగా ఇన్కమింగ్ సిగ్నల్ ద్వారా క్లాక్ చేయబడాలి.CCLKని నడపడానికి ఫ్రీరన్నింగ్ ఓసిలేటర్ని ఉపయోగించవచ్చు.కింది పరికరం యొక్క CE ఇన్పుట్ను నడపడానికి CEO అవుట్పుట్ని ఉపయోగించడం ద్వారా బహుళ పరికరాలను సంగ్రహించవచ్చు.ఈ చైన్లోని అన్ని PROMల క్లాక్ ఇన్పుట్లు మరియు DATA అవుట్పుట్లు పరస్పరం అనుసంధానించబడి ఉన్నాయి.అన్ని పరికరాలు అనుకూలంగా ఉంటాయి మరియు కుటుంబంలోని ఇతర సభ్యులతో క్యాస్కేడ్ చేయవచ్చు.పరికర ప్రోగ్రామింగ్ కోసం, Xilinx ISE ఫౌండేషన్ లేదా ISE WebPACK సాఫ్ట్వేర్ FPGA డిజైన్ ఫైల్ను ప్రామాణిక హెక్స్ ఫార్మాట్లోకి కంపైల్ చేస్తుంది, ఇది చాలా వాణిజ్య PROM ప్రోగ్రామర్లకు బదిలీ చేయబడుతుంది.
లక్షణాలు
• LET >120 MeV/cm2/mg వరకు లాచ్-అప్ రోగనిరోధక శక్తి
• ప్రతి స్పెక్ 1019.5కి 50 kRad(Si) యొక్క హామీ TID
• ఎపిటాక్సియల్ సబ్స్ట్రేట్పై తయారు చేయబడింది
• 16Mbit నిల్వ సామర్థ్యం
• పూర్తి సైనిక ఉష్ణోగ్రత పరిధిలో హామీతో కూడిన ఆపరేషన్: –55°C నుండి +125°C
• Xilinx FPGA పరికరాల కాన్ఫిగరేషన్ బిట్స్ట్రీమ్లను నిల్వ చేయడానికి రూపొందించబడిన వన్-టైమ్ ప్రోగ్రామబుల్ (OTP) రీడ్-ఓన్లీ మెమరీ
• ద్వంద్వ కాన్ఫిగరేషన్ మోడ్లు
♦ సీరియల్ కాన్ఫిగరేషన్ (33 Mb/s వరకు)
♦ సమాంతర (33 MHz వద్ద 264 Mb/s వరకు)
• Xilinx QPro FPGAలకు సులభమైన ఇంటర్ఫేస్
• పొడవైన లేదా బహుళ బిట్స్ట్రీమ్లను నిల్వ చేయడానికి క్యాస్కేడబుల్
• వివిధ FPGA సొల్యూషన్లతో అనుకూలత కోసం ప్రోగ్రామబుల్ రీసెట్ పోలారిటీ (యాక్టివ్ హై లేదా యాక్టివ్ తక్కువ)
• తక్కువ-పవర్ CMOS ఫ్లోటింగ్-గేట్ ప్రక్రియ
• 3.3V సరఫరా వోల్టేజ్
• సిరామిక్ CK44 ప్యాకేజీలలో అందుబాటులో ఉంది(1)
• ప్రముఖ ప్రోగ్రామర్ తయారీదారుల ప్రోగ్రామింగ్ మద్దతు
• ISE ఫౌండేషన్ లేదా ISE WebPACK సాఫ్ట్వేర్ ప్యాకేజీలను ఉపయోగించి డిజైన్ మద్దతు
• 20 సంవత్సరాల జీవిత డేటా నిలుపుదల హామీ
ప్రోగ్రామింగ్
పరికరాలను Xilinx సరఫరా చేసిన ప్రోగ్రామర్లు లేదా అర్హత కలిగిన మూడవ పక్ష విక్రేతల ద్వారా ప్రోగ్రామ్ చేయవచ్చు.తగిన ప్రోగ్రామింగ్ అల్గారిథమ్ మరియు ప్రోగ్రామర్ సాఫ్ట్వేర్ యొక్క తాజా వెర్షన్ ఉపయోగించబడుతున్నాయని వినియోగదారు నిర్ధారించుకోవాలి.తప్పు ఎంపిక పరికరాన్ని శాశ్వతంగా దెబ్బతీస్తుంది.
వివరణ
• LET >120 MeV/cm2/mg వరకు లాచ్-అప్ రోగనిరోధక శక్తి
• ప్రతి స్పెక్ 1019.5కి 50 kRad(Si) యొక్క హామీ TID
• ఎపిటాక్సియల్ సబ్స్ట్రేట్పై తయారు చేయబడింది
• 16Mbit నిల్వ సామర్థ్యం
• పూర్తి సైనిక ఉష్ణోగ్రత పరిధిలో హామీతో కూడిన ఆపరేషన్: –55°C నుండి +125°C
• Xilinx FPGA పరికరాల కాన్ఫిగరేషన్ బిట్స్ట్రీమ్లను నిల్వ చేయడానికి రూపొందించబడిన వన్-టైమ్ ప్రోగ్రామబుల్ (OTP) రీడ్-ఓన్లీ మెమరీ
• ద్వంద్వ కాన్ఫిగరేషన్ మోడ్లు
♦ సీరియల్ కాన్ఫిగరేషన్ (33 Mb/s వరకు)
♦ సమాంతర (33 MHz వద్ద 264 Mb/s వరకు)
• Xilinx QPro FPGAలకు సులభమైన ఇంటర్ఫేస్
• పొడవైన లేదా బహుళ బిట్స్ట్రీమ్లను నిల్వ చేయడానికి క్యాస్కేడబుల్
• ప్రోగ్రామబుల్ రీసెట్ పోలారిటీ (యాక్టివ్ హై లేదా యాక్టివ్
తక్కువ) వివిధ FPGA పరిష్కారాలతో అనుకూలత కోసం
• తక్కువ-పవర్ CMOS ఫ్లోటింగ్-గేట్ ప్రక్రియ
• 3.3V సరఫరా వోల్టేజ్
• సిరామిక్ CK44 ప్యాకేజీలలో అందుబాటులో ఉంది(1)
• ప్రముఖ ప్రోగ్రామర్ ద్వారా ప్రోగ్రామింగ్ మద్దతు
తయారీదారులు
• ISE ఫౌండేషన్ లేదా ISEని ఉపయోగించి డిజైన్ మద్దతు
WebPACK సాఫ్ట్వేర్ ప్యాకేజీలు
• 20 సంవత్సరాల జీవిత డేటా నిలుపుదల హామీ