XCF128XFTG64C ఎన్క్యాప్సులేషన్ BGA64 XL అధిక-సాంద్రత కాన్ఫిగరేషన్ మరియు నిల్వ పరికరాలు
ఉత్పత్తి లక్షణాలు
రకం | వివరణ |
వర్గం | ఇంటిగ్రేటెడ్ సర్క్యూట్లు (ICలు) |
Mfr | AMD Xilinx |
సిరీస్ | - |
ప్యాకేజీ | ట్రే |
ఉత్పత్తి స్థితి | వాడుకలో లేనిది |
ప్రోగ్రామబుల్ రకం | సిస్టమ్ ప్రోగ్రామబుల్లో |
మెమరీ పరిమాణం | 128Mb |
వోల్టేజ్ - సరఫరా | 1.7V ~ 2V |
నిర్వహణా ఉష్నోగ్రత | -40°C ~ 85°C |
మౌంటు రకం | ఉపరితల మౌంట్ |
ప్యాకేజీ / కేసు | 64-TBGA |
సరఫరాదారు పరికర ప్యాకేజీ | 64-FTBGA (10×13) |
బేస్ ఉత్పత్తి సంఖ్య | XCF128 |
పత్రాలు & మీడియా
వనరు రకం | LINK |
డేటా షీట్లు | XCF128XFT(G)64C డేటాషీట్ |
పర్యావరణ సమాచారం | Xiliinx RoHS Cert |
PCN వాడుకలో లేనిది/ EOL | బహుళ పరికరాలు 01/Jun/2015 |
PCN పార్ట్ స్థితి మార్పు | భాగాలు 25/ఏప్రి/2016న మళ్లీ సక్రియం చేయబడ్డాయి |
HTML డేటాషీట్ | XCF128XFT(G)64C డేటాషీట్ |
పర్యావరణ & ఎగుమతి వర్గీకరణలు
గుణం | వివరణ |
RoHS స్థితి | ROHS3 కంప్లైంట్ |
తేమ సున్నితత్వం స్థాయి (MSL) | 3 (168 గంటలు) |
స్థితిని చేరుకోండి | రీచ్ ప్రభావితం కాలేదు |
ECCN | 3A991B1A |
HTSUS | 8542.32.0071 |
Xilinx XC18V00 సిరీస్లో ఇన్-సిస్టమ్ ప్రోగ్రామబుల్ కాన్ఫిగరేషన్ PROMలను పరిచయం చేసింది (మూర్తి 1).ఈ 3.3V కుటుంబంలోని పరికరాలలో 4-మెగాబిట్, 2-మెగాబిట్, 1-మెగాబిట్ మరియు 512-కిలోబిట్ PROM ఉన్నాయి, ఇవి Xilinx FPGA కాన్ఫిగరేషన్ బిట్స్ట్రీమ్లను రీప్రొగ్రామింగ్ చేయడానికి మరియు నిల్వ చేయడానికి సులభమైన, తక్కువ ఖర్చుతో కూడిన పద్ధతిని అందిస్తాయి.
FPGA మాస్టర్ సీరియల్ మోడ్లో ఉన్నప్పుడు, అది PROMని నడిపించే కాన్ఫిగరేషన్ గడియారాన్ని ఉత్పత్తి చేస్తుంది.CE మరియు OE ప్రారంభించబడిన తర్వాత కొద్దిపాటి యాక్సెస్ సమయం, FPGA DIN పిన్కి కనెక్ట్ చేయబడిన PROM DATA (D0) పిన్లో డేటా అందుబాటులో ఉంటుంది.ప్రతి పెరుగుతున్న గడియారం అంచు తర్వాత కొత్త డేటా కొద్దిపాటి యాక్సెస్ సమయంలో అందుబాటులో ఉంటుంది.FPGA కాన్ఫిగరేషన్ను పూర్తి చేయడానికి తగిన సంఖ్యలో క్లాక్ పల్స్లను ఉత్పత్తి చేస్తుంది.FPGA స్లేవ్ సీరియల్ మోడ్లో ఉన్నప్పుడు, PROM మరియు FPGA బాహ్య గడియారం ద్వారా క్లాక్ చేయబడతాయి.
FPGA మాస్టర్ సెలెక్ట్ MAP మోడ్లో ఉన్నప్పుడు, FPGA PROMని నడిపించే కాన్ఫిగరేషన్ గడియారాన్ని ఉత్పత్తి చేస్తుంది.FPGA స్లేవ్ పారలల్ లేదా స్లేవ్ సెలెక్ట్ MAP మోడ్లో ఉన్నప్పుడు, బాహ్య ఓసిలేటర్ PROM మరియు FPGAని నడిపించే కాన్ఫిగరేషన్ గడియారాన్ని ఉత్పత్తి చేస్తుంది.CE మరియు OE ప్రారంభించబడిన తర్వాత, PROM యొక్క DATA (D0-D7) పిన్లలో డేటా అందుబాటులో ఉంటుంది.ప్రతి పెరుగుతున్న గడియారం అంచు తర్వాత కొత్త డేటా కొద్దిపాటి యాక్సెస్ సమయంలో అందుబాటులో ఉంటుంది.CCLK యొక్క క్రింది పెరుగుతున్న అంచున FPGAకి డేటా క్లాక్ చేయబడింది.స్లేవ్ పారలల్ లేదా స్లేవ్ సెలెక్ట్ MAP మోడ్లలో ఫ్రీ-రన్నింగ్ ఓసిలేటర్ని ఉపయోగించవచ్చు.
కింది పరికరం యొక్క CE ఇన్పుట్ను నడపడానికి CEO అవుట్పుట్ని ఉపయోగించడం ద్వారా బహుళ పరికరాలను క్యాస్కేడ్ చేయవచ్చు.ఈ చైన్లోని అన్ని PROMల క్లాక్ ఇన్పుట్లు మరియు DATA అవుట్పుట్లు పరస్పరం అనుసంధానించబడి ఉన్నాయి.అన్ని పరికరాలు అనుకూలంగా ఉంటాయి మరియు కుటుంబంలోని ఇతర సభ్యులతో లేదా XC17V00 వన్-టైమ్ ప్రోగ్రామబుల్ సీరియల్ PROM ఫ్యామిలీతో క్యాస్కేడ్ చేయబడతాయి.